中国电子技术网

设为首页 网站地图 加入收藏

 
 

Altera 40nm Arria II GX FPGA通过PCI-SIG PCIe 2.0规范测试

关键词:Altera 40nm Arria II GX FPG PCI-SIG PCIe 2.0规范测试

时间:2009-07-30 14:03:00      来源:Arria II GX FPGA

目前发售的Altera中端Arria II GX FPGA集成了收发器,数据速率高达3.75 Gbps,器件中嵌入了可配置硬核PCIe接口。 

Altera宣布其40-nm Arria® II GX FPGA符合PCI Express® (PCIe®) 2.0规范。器件成功通过了PCI-SIG实验室的PCI-SIG®兼容性和通用性测试,现在名列PCI-SIG综合供应商名单中。Arria II GX FPGA的x8路配置支持PCIe Gen1端点应用。

目前发售的Altera中端Arria II GX FPGA集成了收发器,数据速率高达3.75 Gbps,器件中嵌入了可配置硬核PCIe接口。器件的硬核IP模块实现了PCIe Gen1 (PIPE) PHY-MAC、数据链路和处理层。可以灵活配置这一IP模块,满足端点和根端口应用的需求,其x1、x4和x8路配置符合PCIe 2.0要求。

Altera元器件产品营销资深总监Luanne Schirrmeister评论说:“Arria II GX FPGA是唯一符合PCIe 2.0的中端FPGA。与竞争FPGA相比,其性能高出25%,价格低50%,功耗也低50%。”

Arria II GX FPGA面向使用主流协议的应用,例如,PCIe和千兆以太网(GbE)等。该器件具有16个3.75-Gbps收发器、256K逻辑单元(LE)和8.5 Mbits内部RAM。

价格和供货信息

现在开始提供Arria II GX EP2AGX125器件。

  • 分享到:

 

猜你喜欢

  • 主 题:英飞凌XMC4000支持EtherCAT®通讯的伺服/IO控制方案介绍
  • 时 间:2024.04.25
  • 公 司:英飞凌&骏龙科技

  • 主 题:安森美数字助听芯片的创新
  • 时 间:2024.05.09
  • 公 司:安森美

  • 主 题:IO-Link 技术介绍及相关设计解决方案
  • 时 间:2024.05.22
  • 公 司:ADI & Arrow