“
”4月9日讯,TI公司推出新型低相位噪音的时钟合成器CDC7005,具有倍频,分频和清抖动的性能,能优化板设计的时序性能。这种新集成芯片能减小板的空间70%,从而降低成本和减少所需分立元件的数目。 |
CDC7005用基准时钟和压控晶体振荡器(VCXO)同步,集成了低噪音相位频率检测器,精密电荷泵,可编分频器,运算放大器和有分频选择的1:5差分时钟缓冲器。很适合用在通信,仪表和工业上,该器件的低相位噪音使许多信号链接设备受益,包括有ADC和DAC,串行化器,ASIC和需要精密基准时钟的DSP。 |
CDC7005采用3.5MHz到180MHz基准时钟,需要50MHz到800MHz的VCXO来同步。通过选用合适的VCXO,通过倍频或分频基准时钟,器件能输出高达800MHz。 |
器件有5个低歪斜的差分输出。CDC7005能灵活地选择最佳的PLL回路带宽,甚至于低于10Hz,能从输入的基准时钟清除抖动。集成的运算放大器可以设计有源滤波器,以优化该回路的带宽。此外,输出相位能可编延迟或超前而不需要外接元件。 |
现在可提供CDC7005时钟合成器。器件是64引脚BGA封装。1K量的单价计划为$13.80。下图为产品的方框图。详情请上网:www.ti.com |
2003.04.22 |
分享到:
猜你喜欢