中国电子技术网

设为首页 网站地图 加入收藏

 
 

Philips的小封装超低功率CMOS逻辑系列

关键词:数字电路

时间:2005-09-20 16:57:00      来源:中电网

Philips公司发布了先进的超低功率(AUP)CMOS逻辑系列,其特点为超低的功率消耗。AUP逻辑系列包括以PicoGate 或 MicroPak™两种形式封装的超过55种新品。AUP系列在逻辑器件有最低的功耗,比其它系列的功耗要低30%。这就延长了蜂窝电话、PDA、数码照相机与数码摄像机

9月19日讯,Philips公司发布了先进的超低功率(AUP)CMOS逻辑系列,其特点为超低的功率消耗。AUP逻辑系列包括以PicoGate 或 MicroPak?两种形式封装的超过55种新品。AUP系列在逻辑器件有最低的功耗,比其它系列的功耗要低30%。这就延长了蜂窝电话、PDA、数码照相机与数码摄像机等设备中电池的寿命。

电子行业正在研制更专业的具有更小封装的电子设备,需要更低的功率消耗。AUP系列本身具有的创新特性即满足了小型封装与更低功耗的需求,使制造商很容易设计出用于家庭、个人、汽车与移动市场的新应用。根据行业调查公司Insight Onsite近期的市场预测,2006年至2008年1.8V逻辑产品市场的增长将超过53%,即将从2006年的2.23亿增长到2008年的3.43亿。因此,这就成为Philip推出新的AUP逻辑系列的理想时机。

AUP逻辑系列包括单路、双路及三路门功能,分别以5管脚、6管脚及8管脚封装,这使工程师能按照具体需要选择精确的功能。同时,电平转换功能使设计师可以轻松地连接不同的电压系统。AUP系列使用Philips最新的MicroPak技术,允许0.50mm 引线间距升级到0.35mm引线间距,并预期在2006年第一季度将发布该系列的全部产品。此外,AUP系列提供更高的静电放电保护(ESD),使得逻辑器件不易受到静电放电的损环。AUP逻辑系列的典型规格为:工作电压范围:0.8V - 3.6V,2.5V时传输延迟为2.5ns、Cpd 等于或小于4pF。

Philips AUP逻辑系列已经批量生产.下图为AUP逻辑器件的外形图.
详情请上网www.philips.com/logic.



9月19日讯,Philips公司发布了先进的超低功率(AUP)CMOS逻辑系列,其特点为超低的功率消耗。AUP逻辑系列包括以PicoGate 或 MicroPak?两种形式封装的超过55种新品。AUP系列在逻辑器件有最低的功耗,比其它系列的功耗要低30%。这就延长了蜂窝电话、PDA、数码照相机与数码摄像机等设备中电池的寿命。

电子行业正在研制更专业的具有更小封装的电子设备,需要更低的功率消耗。AUP系列本身具有的创新特性即满足了小型封装与更低功耗的需求,使制造商很容易设计出用于家庭、个人、汽车与移动市场的新应用。根据行业调查公司Insight Onsite近期的市场预测,2006年至2008年1.8V逻辑产品市场的增长将超过53%,即将从2006年的2.23亿增长到2008年的3.43亿。因此,这就成为Philip推出新的AUP逻辑系列的理想时机。

AUP逻辑系列包括单路、双路及三路门功能,分别以5管脚、6管脚及8管脚封装,这使工程师能按照具体需要选择精确的功能。同时,电平转换功能使设计师可以轻松地连接不同的电压系统。AUP系列使用Philips最新的MicroPak技术,允许0.50mm 引线间距升级到0.35mm引线间距,并预期在2006年第一季度将发布该系列的全部产品。此外,AUP系列提供更高的静电放电保护(ESD),使得逻辑器件不易受到静电放电的损环。AUP逻辑系列的典型规格为:工作电压范围:0.8V - 3.6V,2.5V时传输延迟为2.5ns、Cpd 等于或小于4pF。

Philips AUP逻辑系列已经批量生产.下图为AUP逻辑器件的外形图.
详情请上网www.philips.com/logic.


 
  • 分享到:

 

猜你喜欢

  • 主 题:安森美数字助听芯片的创新
  • 时 间:2024.05.09
  • 公 司:安森美

  • 主 题:IO-Link 技术介绍及相关设计解决方案
  • 时 间:2024.05.22
  • 公 司:ADI & Arrow