中国电子技术网

设为首页 网站地图 加入收藏

 
 

Xilinx推出针对最新TIDSP的高速互通接口

关键词:高速互通接口 DSP

时间:2006-04-18 16:35:00      来源:中电网

赛灵思Serial RapidIO接口适用于Virtex-4™和Virtex-II Pro FPGA,而新的VLYNQ接口在赛灵思低成本的 Spartan™-3与Spartan-3E FPGA上提供了一种到CoreConnect总线的桥接电路

XILINX推出针对最新TI DSP的高速互通接口
4月17日讯,赛灵思公司宣布推出两种针对德州仪器(TI)DSP的接口。赛灵思Serial RapidIO接口适用于Virtex-4和Virtex-II Pro FPGA,可向TI高性能TMS320C6455 DSP提供 高达10Gbps的串行链路。这种高速工业标准链路使面向TI DSP的设计者能够使用赛灵思FPGA 来进行DSP加速、总线桥接、逻辑合并或实现新外设。新的VLYNQ接口在赛灵思低成本的 Spartan-3与Spartan-3E FPGA上提供了一种到CoreConnect总线的桥接电路,允许设计者使用FPGA来扩展其基于达芬奇(DaVinci)技术的TMS320DM644x数字媒体处理器或其他任何带有VLYNQ接口的TI DSP的外设数量。

与TI这样的DSP生态系统领导厂商协作,是赛灵思数字信号处理战略与路线图的基石这些新型接口建立在去年推出的协处理平台的基础上,为将来推出更多协作解决方案铺平了道路。

TI DSP解决方案现在具备到赛灵思FPGA的标准化高速接口,通过协作,TI与赛灵思缩短了视频客户端/基础设施与数字通信市场中客户推出复杂系统设计的上市时间。

Serial RapidIO接口在FPGA与TI C6455 DSP之间建立了一条极高速的链接,可实现数据和时钟的高吞吐率。赛灵思RapidIO接口支持在Virtex-4 FX和Virtex-II Pro FPGA平台上实现x1和x4通道Serial RapidIO链接。x1和x4通道配置均支持每通道1.25Gbps、2.5Gbps和3.125Gbps的工作链接速率。通过赛灵思Serial RapidIO接口,设计者可以使用TI DSP在无线与电信基础设施、数字视频和成像等应用中实现独特而灵活的高性能架构。

VLYNQ是一种低引脚数串行通信接口,工作速率最高可达125 MHz。新型赛灵思 VLYNQ接口提供了一种到赛灵思FPGA上所具有的CoreConnect片上外围总线(OPB)的桥路。通过赛灵思VLYNQ接口,设计者可以使用基于达芬奇(Davinci)技术的TI TMS320DM6443和 TMS320DM6446处理器,与定制或标准微处理器外设进行通信,其中包括在Spartan-3和 Spartan-3E FPGA中额外的UART和SPI等器件,从而提供了一种灵活而差异化的系统解决方案,以更好地满足不断变化的市场需求。新型VLYNQ接口延续了赛灵思EMIF接口和针对 DM642EVM的视频协处理套件的成功推出。虽然设计者仍然可以使用EMIF接口在赛灵思 FPGA与TI DSP之间进行通信,但他们现在可以选择使用VLYNQ来实现与FPGA的接口,而将EMIF接口专门用于TI DSP到外部存储器的接口,从而提供更高的系统性能。
赛灵思VLYNQ接口现已有售,售价为995美元。Serial RapidIO物理层和逻辑(IO)与传输层接口LogiCORE从今天开始供货。物理层LogiCORE (DO-DI-RIO-PHY)的目录价格为 15,000 美元,逻辑 (IO)与传输层接口LogiCORE (DO-DI-RIO-LOG)的目录价格为10,000美元。

详情请上网: www.xilinx.com

XILINX推出针对最新TI DSP的高速互通接口
 
  • 分享到:

 

猜你喜欢

  • 主 题:PIC®和AVR®单片机如何在常见应用中尽展所长
  • 时 间:2024.11.26
  • 公 司:DigiKey & Microchip

  • 主 题:高效能 • 小体积 • 新未来:电源设计的颠覆性技术解析
  • 时 间:2024.12.11
  • 公 司:Arrow&村田&ROHM

  • 主 题:盛思锐新型传感器发布:引领环境监测新纪元
  • 时 间:2024.12.12
  • 公 司:sensirion

  • 主 题:使用AI思维定义嵌入式系统
  • 时 间:2024.12.18
  • 公 司:瑞萨电子&新晔电子