中国电子技术网

设为首页 网站地图 加入收藏

 
 

Cadenc推出了系统级功率分析与探索技术

关键词:系统级功率分析 探索技术 早期动态功耗分析 Pre-RTL探索

时间:2008-09-10 16:21:00      来源:中电网

Cadence低功耗解决方案目前已经在高级低功耗芯片的设计、实现与验证系统方面建立了领先地位

Cadence设计系统公司已经扩大其在低功耗领域的领先地位,推出了系统级功率分析与探索的突破性技术。Cadence低功耗解决方案目前已经在高级低功耗芯片的设计、实现与验证系统方面建立了领先地位,现在Cadence?正在解决设计师们的下一个重要需求--在产品设计周期初期尽早进行更快的功耗的探索与估算。

Incisive Palladium Dynamic Power Analysis能够让SoC设计师、架构师与验证工程师在设计阶段迅速估算他们的系统功耗,分析运行多种真实软件堆栈与其它现实激励的影响。该新技术方案还包含了Cadence InCyte Chip Estimator,它现在可以通过不同低功耗技术的探索提供假设式功率分析。InCyte Chip Estimator还可以自动生成Si2通用功率格式(CPF),它有助于推动架构性功耗规格与意图贯穿于实现与验证过程。

Palladium Dynamic Power Analysis对有系统级关联的电子设备的功耗预算提出了一种创新的方法学变化。Palladium Dynamic Power Analysis围绕生产力的提升,有助于迅速识别在不同运作环境中运行真实软件的SoC设计的平均功耗与峰值功耗。利用Palladium III内置的存储器与RTL 编译器功率估算引擎,Cadence提供了第一款高性能、周期精确型的综合解决方案,提供了硬件和软件设计的全系统功率分析。

Cadence InCyte Chip Estimator满足客户所需,可以更早地进行功耗探索和估算,现在它还提供了低功耗规划能力,其中包括通用功率格式的自动创建。这就允许设计师对盘片尺寸、性能和成本实现精确的预RTL估算,对于各种低功耗技术的设计影响及早进行探索。InCyte Chip Estimator可以用于认可和探索CPF环境和界面,应用于下游Cadence实现、RTL模拟和仿真工具,在整个设计方法学中推动低功耗战略。

InCyte Chip Estimator与Palladium Dynamic Power Analysis现已推出,将会在2008年9月9日当周于圣荷塞举办的CDNLive中展出。Palladium Dynamic Power Analysis产品被作为Palladium III系统的一个可选部分进行销售。
详情见:www.cadence.com.cn



 
  • 分享到:

 

猜你喜欢

  • 主 题:PIC®和AVR®单片机如何在常见应用中尽展所长
  • 时 间:2024.11.26
  • 公 司:DigiKey & Microchip

  • 主 题:高效能 • 小体积 • 新未来:电源设计的颠覆性技术解析
  • 时 间:2024.12.11
  • 公 司:Arrow&村田&ROHM

  • 主 题:盛思锐新型传感器发布:引领环境监测新纪元
  • 时 间:2024.12.12
  • 公 司:sensirion

  • 主 题:使用AI思维定义嵌入式系统
  • 时 间:2024.12.18
  • 公 司:瑞萨电子&新晔电子