中国电子技术网

设为首页 网站地图 加入收藏

 
 
  • 首页 > 新品 > 中芯国际和新思科技携手推出Reference Flow 参考设计流程4.0

中芯国际和新思科技携手推出Reference Flow 参考设计流程4.0

关键词:中芯国际 新思科技 Reference Flow 参考设计流程

时间:2009-06-26 15:03:00      来源:Reference Flow

流程4.0通过新思科技的Eclypse低功耗解决方案解决了65纳米设计中遇到的低功耗问题

新思科技与中国内地最大的芯片代工企业中芯国际集成电路制造有限公司宣布,将携手推出全新的65纳米RTL-to-GDSII参考设计流程4.0(Reference Flow 4.0)。作为新思科技专业化服务部与中芯国际共同开发的成果,该参考流程中增加了 Synopsys Eclypse低功耗解决方案及IC Compiler Zroute布线技术,为设计人员解决更精细工艺节点中遇到的低功耗和可制造性设计(DFM)等问题提供更多的可用资源。这样,客户可迅速获得优化的途径到中芯国际65纳米制程的投片,从而满足苛刻的项目时间要求。

参考设计流程4.0利用了新思科技Eclypse低功耗解决方案的关键组成部分Galaxy™实施平台,从而使设计人员能够在包括RTL综合与测试、物理实现与验收阶段在内的整个设计流程中,实施先进的低功耗技术。此外,整个参考流程中还采用了IC Compiler的Zroute布线技术,该技术使用先进的布线算法对制造规则的影响、时序以及其他设计目标进行评估,因而能支持中芯国际的65纳米布线规则。集成的Zroute 通过为特定芯片的设计制定出设计规划、面积、功率和信号完整性(SI)等目标,使可制造性设计(DFM)的优化技术更加合理。

通过采用经由中芯国际内部开发的 CCS 标准单元库、SRAM、PLL、输入/输出库和低功耗单元库,本参考设计流程得到了验证。验证中采用了分别具备电源闸控(Power Gating)和数据保持能力的多电源电压(multiple -VDD)和多电源模块。该流程的其他关键特性还包括:利用 IC Compiler及可测试性设计技术(DFT) 结合支持可自动生成全速(at-speed)测试的片上时钟控制功能实现的多种参数特性多重模式(Multi-Corner Multi-Mode,MCMM)优化及关键面积分析与压缩。
  • 分享到:

 

猜你喜欢

  • 主 题:自主移动机器人(AMR)平台方案介绍
  • 时 间:2024.11.19
  • 公 司:安森美

  • 主 题:PIC®和AVR®单片机如何在常见应用中尽展所长
  • 时 间:2024.11.26
  • 公 司:DigiKey & Microchip

  • 主 题:盛思锐新型传感器发布:引领环境监测新纪元
  • 时 间:2024.12.12
  • 公 司:sensirion