中国电子技术网

设为首页 网站地图 加入收藏

 
 
  • 首页 > 新品 > 赛灵思 ISE 13.3 设计套件完全定制精度浮点支持、大幅提高DSP设计人员工作效率

赛灵思 ISE 13.3 设计套件完全定制精度浮点支持、大幅提高DSP设计人员工作效率

关键词:赛灵思

时间:2011-11-04 15:16:23      来源:ISE 13.3 设计套件

全球可编程平台领导厂商赛灵思公司今天宣布推出具有全新功能的 ISE 13.3 设计套件,可帮助 DSP 设计人员在面向无线、医疗、航空航天与军用、高性能计算和视频应用的设计中轻松实现具备比特精度的单精度、双精度、完全定制精度浮点数学运算。

全球可编程平台领导厂商赛灵思公司 (Xilinx, Inc. (NASDAQ:XLNX) )今天宣布推出具有全新功能的 ISE® 13.3 设计套件,可帮助 DSP 设计人员在面向无线、医疗、航空航天与军用、高性能计算和视频应用的设计中轻松实现具备比特精度的单精度、双精度、完全定制精度浮点数学运算。该流程通过 System Generator for DSP 提供,并采用赛灵思 Floating-Point Operator IP LogiCORE™ 技术。单精度、双精度和业界唯一完全定制精度浮点功能结合 System Generator for DSP的高生产率,可为 DSP 设计人员提供一个良好的环境,便于创建、仿真和实现浮点设计,同时还能根据系统需要,加强对芯片占用面积和功耗的控制。

赛灵思设计方法市场部高级市场总监 Tom Feist 指出:“相对于同类竞争解决方案而言,只有 System Generator for DSP 才能为开发人员提供一款比特精度的解决方案。这就是说,我们能确保仿真模型与硬件实现方案完全匹配。赛灵思 7 系列 28nm FPGA 之所以能在单个器件上实现高达 1.33 teraflops(万亿次浮点运算) 的单精度浮点性能,这就要求必须采用一种能够实现手动设计效果且易于使用的设计流程。”

赛灵思 Floating-Point Operator 内核能够支持多种可在 FPGA 上执行的浮点算法运算。CORE Generator 工具和现在的 System Generator 生成内核后,会明确有关运算,每个不同的运算都采用通用的 AXI-4 流媒体接口。此前,我们能用 CORE Generator 中的完全定制精度浮点 IP 核在赛灵思 FPGA 中实现浮点设计,但这种设计流程需要设计人员了解 VHDL 或 Verilog,而且仿真工作对 DSP 开发人员来说也是一种挑战。现在有了 ISE 13.3 设计套件,设计人员能从更高的抽象层来实现系统,并可利用 MathWorksSimulink® 工具的仿真功能来确保设计满足高保真要求。

ISE 13.3 设计套件还新增了 Red Hat Enterprise Linux 6 版本,能帮助逻辑、嵌入式和系统版本用户提升工作效率。所有版本均针对7 系列器件对即插即用 IP和器件支持进行了改进。嵌入式版本和系统版本显著改进了 Platform Studio 的简便易用性,包括采用全新的图形设计视图。逻辑版本改进了 PlanAhead™ 设计分析工具的使用效率,包括 HDL 文件的图形化分级视图。

客户现在即可下载 ISE 13.3 设计套件立即启动设计工作,也可下载赛灵思最新 System Generator 浮点支持白皮书(参阅《浮点 DSP 算法》),了解如何利用 IDS 13.3 提高工作效率,请登录优酷网观看赛灵思关于浮点支持 最新视频

http://v.youku.com/v_show/id_XMzE4NjI4MzQ4.html。

供货情况

ISE 13 设计套件可立即面向所有 ISE 版本供货,逻辑版本起始定价为 2,995 美元,现已支持 32 位和 64 位 Windows 7。客户可从赛灵思网站下载 30 天全功能免费评估版。如需立即启动 ISE 13设计套件软件版本进行设计工作,或了解 ISE 13 设计套件的低功耗、低成本设计方法以及生产率创新方面的信息,敬请访问:www.xilinx.com/cn/ISE。

  • 分享到:

 

猜你喜欢

  • 主 题:自主移动机器人(AMR)平台方案介绍
  • 时 间:2024.11.19
  • 公 司:安森美

  • 主 题:PIC®和AVR®单片机如何在常见应用中尽展所长
  • 时 间:2024.11.26
  • 公 司:DigiKey & Microchip

  • 主 题:盛思锐新型传感器发布:引领环境监测新纪元
  • 时 间:2024.12.12
  • 公 司:sensirion