中国电子技术网

设为首页 网站地图 加入收藏

 
 

GLOBALFOUNDRIES硅晶验证28纳米AMS 生产设计

关键词:GLOBALFOUNDRIES 硅晶验证 AMS

时间:2012-06-04 10:29:40      来源:中电网

GLOBALFOUNDRIES针对 20 纳米程序开发了两个完全可执行的 20 纳米 RTL2GDSII 流程,其中一个基于Synopsys旗下的Galaxy 工具套件,另一个则基于 Cadence的Encounter 平台,它们都通过设计复杂的双重图形测试芯片的方式完成了硅晶验证。 

在下周于加利福尼亚州旧金山举办的设计自动化会议 (DAC) 上,GLOBALFOUNDRIES 拟利用前栅极(Gate First)高K金属栅级技术(HKMG)展示其28纳米超级功耗(SLP)技术改进的硅晶验证设计流程。该流程使用行业最新的设计自动化技术,为先进的模拟/混合信号 (AMS)设计提供了全面可靠的支持。此外,公司还将推出与 EDA 合作伙伴共同开发的设计流程,这两大流程均旨在验证 20 纳米制程工艺的模拟和数字“双重图形感应”流程,该技术节点的硅晶验证有望于 2013 年上半年完成。

GLOBALFOUNDRIES承诺在推出这两大流程前对其进行硅晶验证,这一结果令客户可以放心使用领先 EDA 供应商提供的行业尖端设计工具套件、工具脚本和方法,进行已通过验证的 28 纳米数字和模拟设计。通过对设计工具和IP 生态系统的充分利用,公司在开发针对先进节点(如 20 纳米)的工作流程方面取得了长足进步,在门密度、性能和功耗等领域都处于领先地位。

GLOBALFOUNDRIES设计实践部门高级副总裁 Mojy Chian 表示:“GLOBALFOUNDRIES很早就选择在开发工作上与设计实践伙伴共同协作,这一决定一直确保我们能够在流程技术领域处于领先地位并为客户提供优质可靠的解决方案。在 28 纳米特别是20纳米制程中,为了应对从设计到制造过程中的关键挑战,工艺技术和设计工具流程必须环环相扣。我们与合作伙伴紧密合作,共同致力于发现能够应对挑战(如数字 IC 的计时变动以及定制芯片中的布局依赖效应)的创新方法。这些最新的流程展现了GLOBALFOUNDRIES业务模式的优势,以及提供该级别晶圆解决方案所需的创新能力和专业素养。”

强化28 纳米制程的流程支持

GLOBALFOUNDRIES 28 纳米 AMS 生产流程是由多个供应商提供的混合供货方流程支持工具,其中包括提供布局Virtuoso技术的Cadence、支持寄生提取(Parastic extraction)的Synopsys和Cadence,以及提供物理验证的Mentor Graphics。该流程是真正的整合型混合信号流程,可以完全支持基于Cadence的Encounter数字实现系统的数字实现模块。这一可靠方法可以通过生产标准单元将模拟 IP 整合至数字 SOC 设计。

该流程还包括了特定 EDA 供应商Lorentz Solutions、Helic 和 Integrand Software提供的电感合成和提取支持。它同时可以通过 Solido Design Automation 的 Variation Designer 平台进行快速变动感应分析,并支持 Apache Design 的 Totem 软件平台上的EM/IR 分析。Mentor Graphics的Calibre 工具套件提供了 DRC 豁免流程。

28 纳米 AMS 生产设计流程完全通过硅晶验证,其模拟设计的性能在 300 Mhz 至 3Ghz 的范围内均通过了验证。硅晶验证包括时钟占空比、峰峰抖动和关键模拟块的工作电流。

28 纳米流程对DRC+的支持进一步体现了GLOBALFOUNDRIES在可制造性设计(DFM)领域的领导地位。作为硅晶验证解决方案,DRC+超越了标准设计规则检测 (DRC),同时,其采用的二维图形比对可以使复杂制造问题识别速度提升100 倍,并确保准确率。

作为设计流程支持的一部分,客户将收到整个设计数据库、详细文件、可执行的流程脚本、以及对制造硅晶的检测报告。上述流程与 PDK 完整结合,由GLOBALFOUNDRIES维护和支持。

实现 20 纳米制程中的双重图形

在 20 纳米制程上,GLOBALFOUNDRIES及其设计实践合作伙伴一直关注着最新的关键制造问题,包括传统光刻技术的缺点以及对更为稳健的 DFM 技术的需求。双重图形是一项关键要求,该技术可以将金属层分离至两个光罩,并在客户的设计流程中获得了最佳支持。

GLOBALFOUNDRIES针对 20 纳米程序开发了两个完全可执行的 20 纳米 RTL2GDSII 流程,其中一个基于Synopsys旗下的Galaxy 工具套件,另一个则基于 Cadence的Encounter 平台,它们都通过设计复杂的双重图形测试芯片的方式完成了硅晶验证。上述流程支持合成、感色布局布线、寄生提取、STA 和物理验证。分解和物理验证使用了 Mentor Graphics的Calibre平台。该流程在设计流程的每个步骤中均支持双重图形的使用,包括“双重图形感应”布局、布线、优化、提取和物理验证。双重图形支持还允许客户选择自行分解不同的光罩或使用自动方式来分解光罩并分配色彩。

GLOBALFOUNDRIES参展DAC

在今年的设计自动化会议(DAC)上,GLOBALFOUNDRIES将在 303 展位展示公司全球晶圆厂的产能、成熟且领先的技术解决方案、在 DFM、PDK、模拟和数字参考流程上的设计实现领导地位、以及包括 RF CMOS 和绿色 OTP 在内的增值产品。公司还将举办丰富多彩的技术研讨会并邀请先进实施解决方案领域的工程师和科学家光临现场。此外,公司还将邀请设计服务、EDA 和 IP 方面的 GLOBALSOLUTIONS 合作伙伴进行授课。如需了解更多信息或报名参与课程,请访问:http://www.globalfoundries.com/dac2012/。

  • 分享到:

 

猜你喜欢

  • 主 题:安森美数字助听芯片的创新
  • 时 间:2024.05.09
  • 公 司:安森美

  • 主 题:IO-Link 技术介绍及相关设计解决方案
  • 时 间:2024.05.22
  • 公 司:ADI & Arrow