中国电子技术网

设为首页 网站地图 加入收藏

 
 
  • 首页 > 新品 > Silicon Labs PCI Express Gen 4时钟为数据中心和消费类产品设计确立新的性能标杆

Silicon Labs PCI Express Gen 4时钟为数据中心和消费类产品设计确立新的性能标杆

关键词:Silicon Labs PCI Express Gen 4时钟 数据中心 消费类产品设计 Si522xx PCIe时钟系列

时间:2017-09-28 11:09:39      来源:中电网

新型Si522xx PCIe时钟系列产品提供业界领先的抖动性能、电源效率和单芯片集成度

新型Si522xx PCIe时钟系列产品提供业界领先的抖动性能、电源效率和单芯片集成度

Silicon Labs(亦称“芯科科技”)日前宣布针对PCI Express® (PCIe®) Gen 1/2/3/4应用推出一系列具有业界最低抖动、最高集成度、最低功耗的时钟发生器产品。Silicon Labs新型Si522xx PCIe时钟发生器满足PCIe Gen 4的严格要求且提供20%的抖动裕度,同时为PCIe Gen 3抖动规格提供60%的抖动裕度。开发人员现在可以信心十足地采用Silicon Labs PCIe时钟设计出符合PCIe标准的解决方案,而且可以获得最大限度的抖动裕度,降低产品开发风险。

凭借兼容PCIe Gen 4和高达12路时钟输出,Si522xx时钟非常适合在数据中心应用中提供低抖动PCIe时钟生成和分发,无需添加额外的独立时钟缓冲器。除了提供一流的抖动裕度外,Si522xx时钟完全符合PCIe Gen 4通用时钟和独立展频分离参考(SRIS)架构。

Si522xx器件输出驱动器利用了Silicon Labs创新的推挽式HCSL技术,消除了采用传统恒流输出驱动器技术的PCIe时钟所需的片外终端电阻。内部电源滤波能够防止电源噪声降低时钟抖动性能,器件数量和占板面积与竞争解决方案相比减少30%。

设计电池供电应用(例如数码相机)的开发人员特别关注功耗。2路输出的Si52202时钟特别针对低功耗1.5-1.8V应用进行了优化,为PCIe应用提供业界最低功耗。它采用小尺寸3mmx 3mm 20-QFN封装,器件尺寸比竞争解决方案小45%。

Silicon Labs时钟产品高级营销总监James Wilson表示:“Silicon Labs持续推动PCI Express时钟的创新、性能和集成度。随着Si522xx系列产品的发布,我们现在可以完全满足整个PCIe应用需求,覆盖从服务器和存储到工业和消费类应用。”

由于时钟抖动是所有PCIe应用的关键设计参数,Silicon Labs为开发人员提供了免费的PCIe Gen 1/2/3/4抖动测量工具。

价格和供货

Si522xx PCIe时钟发生器系列产品已经量产,可提供样片,支持多种输出路数选项。Si52212、Si52208和Si52204时钟提供12、8和4路100MHz PCIe时钟输出,以及1路25MHz LVCMOS参考时钟输出。Si52202时钟支持2路100MHz PCIe时钟输出。样片可在2周内发货,量产产品可在4周内发货。
  • 分享到:

 

猜你喜欢

  • 主 题:PIC®和AVR®单片机如何在常见应用中尽展所长
  • 时 间:2024.11.26
  • 公 司:DigiKey & Microchip

  • 主 题:盛思锐新型传感器发布:引领环境监测新纪元
  • 时 间:2024.12.12
  • 公 司:sensirion

  • 主 题:使用AI思维定义嵌入式系统
  • 时 间:2024.12.18
  • 公 司:瑞萨电子&新晔电子