中国电子技术网

设为首页 网站地图 加入收藏

 
 

Cypress推出65nm QDR和 Double Data Rate (DDR) SRAM 器件样品

关键词:Cypress QDR Double Data Rate (DDR) SRAM 器件 样品

时间:2009-04-30 11:27:00      来源:

72-Mbit QDRII+ SRAM 实现了 550 MHz 的全球最快工作速度,可显著提高网络和信号处理应用的性能

赛普拉斯推出采用 65 纳米线宽的 Quad Data Rate (QDR) 和 Double Data Rate (DDR) SRAM 器件样品。新推出的 72-Mbit QDRII、QDRII+、DDRII 和 DDRII+ 存储器采用了赛普拉斯合作伙伴制造商 UMC 开发的工艺技术。新型 SRAM 实现了目前市场上最快的 550 MHz时钟速度,在 36 位 I/O 宽度的 QDRII+ 器件中可实现高达 80 Gbps 的总数据传输速度,而功耗仅为 90 纳米 SRAM 的一半。这种新型存储器非常适用于因特网核心与边缘路由器、固定与模块化以太网交换机、3G 基站和安全路由器等网络应用,而且还能提高医疗影像和军用信号处理系统的性能。上述产品可与 90 纳米 SRAM 引脚兼容,从而帮助网络客户提高性能、增加端口密度,而且还不必改变原有的板卡布局。

相对于 90 纳米的上一代产品,65 纳米的 QDR 和 DDR SRAM 能将输入输出电容降低 60%。QDRII+ 和 DDRII+ 器件具有片内终结电阻器 (ODT),消除了外部端需接电阻的要求,因而可提高信号的完整性,降低系统成本,节约板上空间。65 纳米产品采用的是锁相环路 (PLL) 而非延迟锁相环 (DLL) 技术,其可使数据有效窗口扩展 35%,以帮助客户缩短开发时间、节约开发成本。

供货情况和图片
65 纳米的 QDRII、QDRII+、DDRII 和 DDRII+ SRAM 目前已经推出样品,预计将于 2009 年第三季度实现量产。上述每款产品均提供不同 I/O 宽度(x18 或 x36)、突发长度(B4 或 B2)和延迟(1.5、2.0 或 2.5)的多种配置标准。65 纳米的 72-Mbit SRAM 采用标准的 165 引脚微间距球栅阵列 (FBGA) 封装,为便于技术移植,其可与现有的 90纳米 QDR和 DDR 器件引脚兼容。


  • 分享到:

 

猜你喜欢

  • 主 题:安森美数字助听芯片的创新
  • 时 间:2024.05.09
  • 公 司:安森美

  • 主 题:IO-Link 技术介绍及相关设计解决方案
  • 时 间:2024.05.22
  • 公 司:ADI & Arrow