“
”四月24日讯,Xilinx公司推出一套完整的解决方案,帮助系统设计者很快实现基于FPGA的和最新的DDR SDRAM器件进行接口,是业界第一个提供已验证的硬件400DDR SDRAM接口。这一套解决方案包括免费的参考设计,详细的应用手册和评估板,用以描述和验证400Mbps DDR SDRAM接口,使用户能用这些工具设计在Xilinx Virtex-II和Virtex-II Pro FPGA实现的功能强大灵活的存储器接口。通信和大规模存储市场的设计者能用Xilinx的存储器接口解决方案,破记录地设计出丰富特性有竞争性的终端产品。 Xilinx提供两种接口解决方案:200MHz DDR SDRAM接口和DDR SDRAM DIMM接口。两种存储器接口解决方案都有Virtex-II和Virtex-II Pro FPGA的强大功能,能在构筑高速存储器接口设计中所需要的方框图中提供理想的平台。诸如数字时钟管理(DCM),数字控制阻抗(DCI),片上支持HSTL,SSTL和可编 DDR I/O组的功能非常适合于最新一代存储器技术所必需的时钟和数据同步。 200MHz DDR SDRAM接口解决方案有自由合成参考设计,用32位总线得到数据速率400Mbps,在控制器总线上提供速率12.8Gbps的数据吞吐量。设计很容易比例放大成64位总线,带宽为25.6Gbps。DCM和在Virtex-II Pro FPGA灵活的选择I/O性能不需要特殊的时钟发生器,I/O驱动器和板上外部端子。用户能在www.xilinx.com/xapp/xapp253.pdf免费下载应用手册。评估板采用Virtex-II XC2V1000-5作为128MB X8配置中的Micro DDR SDRAM的主接口,提供一种极好的平台去研究和验证DDR SDRAM控制器功能。 DDR SDRAM DIMM接口解决方案是一种目标在有Xilinx公司的Virtex-II XC2V6000 -5 器件和 Micron公司的256 MB MT16BDDT3264A DDR SDRAM DIMM的HDL参考设计,是184引脚封装,有8个100MHz或133MHz DDR SDRAM元件。DDR SDRAM DIMM参考设计工作在100MHz,有两个DCM:一个用作FPGA内部的逻辑电路时钟,另一个给DDR SDRAM DIMM提供外部时钟。系统时钟和两个DCM产生的时钟间的相位关系提供一种极好的方法,在FPGA上寄存读数据。 DDR SDRAM DIMM 参考设计附送免费的应用手册,保证设计者有详细的资料在Virtex-II或Virtex-II Pro FPGA上实现已经验证过DDR SDRAM DIMM控制器。用户能在www.xilinx.com/xapp/xapp608.pdf上免费下载应用手册。 参考设计和应用手册可在www.xilinx.com/memory免费下载。关于Insight Memec评估板的详情,请上网:www.insight-electronics.com 其它详情,请上网:www.xilinx.com |
2003.04.28 |
分享到:
猜你喜欢