“Xilinx公司推出完整的通用共公无线电接口(CPRI)参考设计,为设计者提供了用来连接无线电设备控制(REC)和无线电设备(RE)基站模块的数子化和串行内部的基站接口.
”CPRI参考设计:支持Virtex-4 FX无线应用 |
12月8日讯,Xilinx公司推出完整的通用共公无线电接口(CPRI)参考设计,为设计者提供了用来连接无线电设备控制(REC)和无线电设备(RE)基站模块的数子化和串行内部的基站接口.参考设计目前由Xilinx Virtex-II Pro器件激活,并在不久的将来由最新的Virtex-4 FX系列支持. 市场分析指出,全世界的无线基站半导体市场将由2003年的$27亿增加到2008年的$56亿.根据iSuppli的分析,这部分的FPGA/CPLD收入将会从$2.22亿增加到$3.82亿. Xilinx的 Virtex-II Pro FPGA是业界首个集成了PowerPC嵌入技术和3.125Gbps串行收发器的FPGA. Virtex-II Pro器件包括这些PowerPC CPU和数吉比特串行收发器,价格没有增加,为当今的系统设计规范提供了无与伦比的功能和价值. Xilinx的Virtex-4 FX多平台FPGA是FPGA平台Virtex系列中最新的.采用革命性的先进硅模数区块(ASMBL)架构, Virtex-4 FPGA提供比当今其它FPGA系列更多的选择. Virtex-4有多于100种技术创新,包括17个器件和3个优化域平台:用于逻辑设计的Virtex-4 LX FPGA,用于高性能信号处理的Viertex -4 SX FPGA和用于高速串行连接和嵌入处理的Virtex-4 FX FPGA.多`种平台方案使用户有了选择的可能,以优化他们的应用资源,以最低的价格获得最大的功能和性能. Xilinx CPRI参考设计包括VHDL源代码,测试基准和如何实现的应用手册.参考设计的主要性能如下: 无与伦比的性能,500MHz时钟,得到最高的系统性能, 622Mbps-11.1Gbps串行接口,解决最难的串行I.O的难题, 256GMACS数字信号处理,创建超高性能DSP系统, 很容易建造处理器加速器,用于有辅助处理器单元(APU)控制器的450MHz PowerPC处理器, 它的集成度是最高的,有20万个逻辑单元和嵌入功能, 采用三重氧化物技术,获得所需的性能而又降低功耗50%之多,和采用逻辑电路的等效功能相比,实现的主要系统功能降低功耗多达80%, 有完整的设计套件, 超过200个预先验证过的IP核,从而降低了时间和设计风险, 有多达80个时钟,其中32个全局时钟和48个局部时钟,有多达20个数字时钟管理器,相位精度优于30ps,以便有更好的设计富余度,差分全局时钟最小化歪斜和抖动,时钟分频器有精密的相位匹配, 500MHz智能RAM,可配置的多速率FIFO,区块RAM有内置的用于高可靠系统的误码检查和修正(ECC),集成的源同步容易和外接存储器接口, 500MHz XtremeDSP薄片能创建超高性能DSP系统:有用于256GMACS的多达512个薄片,可配置超过40个DSP和算法功能,能以系统全速在列内级联,功耗仅为29uW/MHz, 下图为CPRI兼容的参考设计ML321评估板的外形图.详情请上网:www.xilinx.com |
分享到:
猜你喜欢