“赛灵思667 DDR2-SDRAM接口采用了创新的Virtex-4 ChipSync技术,这是一种运行时校准电路,可以极大地提高设计余量和整体系统可靠性,同时缩短设计周期.
”3月14日讯, 赛灵思公司(Xilinx)推出基于 Virtex?-4 FPGA 的 667Mbps DDR2 参考设计,该参考设计提供了 FPGA 业界带宽最高、最可靠的内存接口解决方案。赛灵思667 DDR2-SDRAM 接口采用了创新的 Virtex-4 ChipSync 技术,这是一种运行时校准电路,可以极大地提高设计余量和整体系统可靠性,同时缩短设计周期. Virtex-4 FPGA 将臆测清除出内存接口设计,使系统设计师能够为最新的667Mbps DDR2 SDRAM 等内存技术构建可靠的高性能接口。Virtex-4 先进的芯片特性、经过验证的硬件参考设计与易于使用的 Xilinx Memory Interface Generator 工具的结合,可提供极高的设计灵活性和可靠性。赛灵思内存解决方案使用美光科技(Micron)和三星等行业领导厂商的内存器件进行了验证,包括新型667Mbps DDR2参考设计,免费下载网址为 www.xilinx.com/cn/memory。 "Virtex-4 内存接口解决方案使系统设计师能够构建高度灵活的高带宽内存系统,从而可制造出更有竞争力和更具活力的最终产品,"三星半导体技术营销主管 M. H. Kim 说。三星半导体是先进内存技术的全球领导者三星电子有限公司的一个业务部门。"作为 DDR2 SDRAM 和 QDR II SRAM 等高性能内存技术的领先供应商,我们非常需要能够支持最高性能标准的内存接口解决方案,如赛灵思 Virtex-4 FPGA。" 布线、工艺、温度和电压变化会造成数据与时钟信号之间产生扭曲,而这种扭曲在设计时无法进行正确估计,ChipSync 技术通过对这些变化进行补偿,简化了内存接口的设计。这种独有特性减轻了设计后调整工作,大大改善了设计周期和整体系统可靠性。实验结果表明,Virtex-4 FPGA 还提供了高速内存接口设计中业界最佳的信号完整性。 用户友好的 Memory Interface Generator 软件工具可以支持任何器件/封装组合,为系统设计师提供了更大的灵活性,使他们能够轻松实现设计的个性化。该参考设计为 Verilog 或 VHDL 形式,采用了模块化方法来清楚地提供物理层、用户接口和控制器块。 关于赛灵思内存角 (Memory Corner) 内存角(Memory Corner) 是一个专门的网站,设计者可免费从该网站获得赛灵思 FPGA 支持的众多内存类型的内存接口参考设计。这些参考设计均已通过硬件验证。另外它还提供对各种内存接口的完整概述以及应用说明和入门指南,可用于简化内存选择过程。目前赛灵思及其合作伙伴可提供的内存接口解决方案有 DDR2 SDRAM、DDR SDRAM、QDR II SRAM 和 RLDRAM II。如欲了解更多有关赛灵思内存解决方案,及免费下载参考设计和Memory Interface Generator,请访问内存角(Memory Corner)网站:www.xilinx.com/cn/memory。 详情请上网:www.xilinx.com |
3月14日讯, 赛灵思公司(Xilinx)推出基于 Virtex?-4 FPGA 的 667Mbps DDR2 参考设计,该参考设计提供了 FPGA 业界带宽最高、最可靠的内存接口解决方案。赛灵思667 DDR2-SDRAM 接口采用了创新的 Virtex-4 ChipSync 技术,这是一种运行时校准电路,可以极大地提高设计余量和整体系统可靠性,同时缩短设计周期. Virtex-4 FPGA 将臆测清除出内存接口设计,使系统设计师能够为最新的667Mbps DDR2 SDRAM 等内存技术构建可靠的高性能接口。Virtex-4 先进的芯片特性、经过验证的硬件参考设计与易于使用的 Xilinx Memory Interface Generator 工具的结合,可提供极高的设计灵活性和可靠性。赛灵思内存解决方案使用美光科技(Micron)和三星等行业领导厂商的内存器件进行了验证,包括新型667Mbps DDR2参考设计,免费下载网址为 www.xilinx.com/cn/memory。 "Virtex-4 内存接口解决方案使系统设计师能够构建高度灵活的高带宽内存系统,从而可制造出更有竞争力和更具活力的最终产品,"三星半导体技术营销主管 M. H. Kim 说。三星半导体是先进内存技术的全球领导者三星电子有限公司的一个业务部门。"作为 DDR2 SDRAM 和 QDR II SRAM 等高性能内存技术的领先供应商,我们非常需要能够支持最高性能标准的内存接口解决方案,如赛灵思 Virtex-4 FPGA。" 布线、工艺、温度和电压变化会造成数据与时钟信号之间产生扭曲,而这种扭曲在设计时无法进行正确估计,ChipSync 技术通过对这些变化进行补偿,简化了内存接口的设计。这种独有特性减轻了设计后调整工作,大大改善了设计周期和整体系统可靠性。实验结果表明,Virtex-4 FPGA 还提供了高速内存接口设计中业界最佳的信号完整性。 用户友好的 Memory Interface Generator 软件工具可以支持任何器件/封装组合,为系统设计师提供了更大的灵活性,使他们能够轻松实现设计的个性化。该参考设计为 Verilog 或 VHDL 形式,采用了模块化方法来清楚地提供物理层、用户接口和控制器块。 关于赛灵思内存角 (Memory Corner) 内存角(Memory Corner) 是一个专门的网站,设计者可免费从该网站获得赛灵思 FPGA 支持的众多内存类型的内存接口参考设计。这些参考设计均已通过硬件验证。另外它还提供对各种内存接口的完整概述以及应用说明和入门指南,可用于简化内存选择过程。目前赛灵思及其合作伙伴可提供的内存接口解决方案有 DDR2 SDRAM、DDR SDRAM、QDR II SRAM 和 RLDRAM II。如欲了解更多有关赛灵思内存解决方案,及免费下载参考设计和Memory Interface Generator,请访问内存角(Memory Corner)网站:www.xilinx.com/cn/memory。 详情请上网:www.xilinx.com |
分享到:
猜你喜欢