中国电子技术网

设为首页 网站地图 加入收藏

 
 

TI推出结合数学和逻辑功能的单芯片 DSP TCI6484

关键词:单芯片 DSP TCI6484

时间:2008-02-14 17:14:00      来源:中电网

单芯片 DSP TCI6484支持 MAC 与 PHY 功能,可在众多高性能应用中取代 RISC 协处理器

TI推出一款单芯片 DSP TCI6484,结合 PHY 处理的数学功能与 MAC 处理的逻辑功能,从而显着提高了高级多处理超 3G 移动通信局端应用(如 HSPA/HSPA+、LTE 以及 WiMAX Wave 2 等)的 DSP 功能。此款新型 65 纳米单内核 1 GHz DSP 还能使效能加倍,提高数据吞吐量以降低时延,实现更出色的服务质量,并取代昂贵的 RISC 协处理器。TI 全新 DSP 技术不仅使基站 OEM 厂商能够减少芯片以降低系统成本,还能提高系统密度以支持单位卡上的更多载波或通道数量。

本质上而言,DSP 是一种可重复高速执行相同数学任务的出色工具。但是,在执行要求逻辑功能的任务时,DSP 的功能往往会受到限制,因为逻辑功能通常要由硬连线协处理器配合定制化软件来执行。通过增强存储器与缓存性能,结合业界最高性能的TMS320C64x+内核,新型 TMS320TCI6484 DSP 达到了更高的功能水平。这款多功能芯片提高基站系统的效率,降低开发成本,协助制造商集中力量开发新特性与功能,以加快产品上市进程。

TCI6484 DSP 还包含其它针对移动通信局端设备产品而优化的高性能加速器与外设接口。这款 23 x 23 毫米的高集成度芯片使基站制造商能够将信道或载波容量提高 50%。

无线基站中的高效 MAC 层处理能力取决于可用存储容量以及快速访问存储数据的能力。与前代产品相比,TCI6484 实现了高达四倍的二级缓存容量。片上缓存容量的增大,有助于存储常用指令,因此无需通过速度较慢的外部存储器就能访问数据,操作更快捷,从而节省了时间。

借助双倍数据速率 (DDR2) 存储器接口,新产品访问外部存储数据的速度与前代芯片相比提高了 25%。更快存取速度有利于降低时延 -对数据处理强度较大的应用(如实时会议与流媒体等)而言,时延问题会严重影响使用效果。TCI6484 不仅降低了时延,还支持 34Mbps 的符号速率处理,为可实现更高密度与更低成本基站的理想平台。该芯片能满足各种空中接口、多领域或多载波对于符号速率处理的要求,包括 GSM-EDGE、EDGE 演进版、WCDMA、HSPA/HSPA+、TDS-CDMA、WiMAX Wave 2以及 LTE 等多种标准。

TCI6484与 TI 其它产品一样采用 1 GHz 的 TMS320C64x+ 内核,因此与前代产品代码兼容,此兼容性使设备制造商可节省 60% 的整体开发时间与成本。TI 还推出了面向 WiMAX Wave 2、LTE 以及 HSPA+ 的优化软件库。这些软件库支持更高的信道密度,还可降低单位通道功耗。上述软件均在 TI 的电信级环境下开发与测试,可帮助基站制造商集中精力自主开发系统级软件。通过支持两个 TCI6484 器件的硬件开发卡就能完成系统级测试工作。

为了进一步简化 OEM 厂商的设计工作,TI 还推出了完整的高性能模拟产品系列,其中包括优化的 RF 产品、高性能数据转换器、时钟器件以及电源管理产品等。TI 是唯一一家针对 2G、3G 以及超 3G 空中接口提供完整模拟信号链的半导体供应商。

供货情况
TI 将于 2008 年第一季度针对部分移动通信局端设备客户提供 TCI6484 样片,计划于第三季度全面上市。TI 将在 2 月 11 日至 14 日于巴塞罗那举办的移动世界大会期间展示该产品,展台号为第八展厅 8A84 号。

详情请访问:www.ti.com.cn




 
  • 分享到:

 

猜你喜欢

  • 新品
  • 新闻
  • 方案

  • 主 题:安森美数字助听芯片的创新
  • 时 间:2024.05.09
  • 公 司:安森美

  • 主 题:IO-Link 技术介绍及相关设计解决方案
  • 时 间:2024.05.22
  • 公 司:ADI & Arrow