中国电子技术网

设为首页 网站地图 加入收藏

 
 
  • 首页 > 新品 > Cadence推出TLM驱动式设计与验证方案提升基于RTL流程的开发效率

Cadence推出TLM驱动式设计与验证方案提升基于RTL流程的开发效率

关键词:Cadence TLM驱动式设计 验证方案 基于RTL流程 开发效率

时间:2009-08-07 15:07:00      来源:

解决方案整合了RTL/TLM设计与高阶综合、TLM/RTL混合功能验证与等效性检查、方法学和客户适用服务

Cadence 推出首个TLM驱动式协同设计与验证解决方案和方法学,使SoC设计师们可以尽享事务级建模(TLM)的好处。这一Cadence®解决方案包含集成了新式存储器编译器并支持C/C++的C-to-Silicon Compiler、具有最新TLM/RTL指标驱动式验证和可视化源码级调试功能的Incisive® Enterprise Simulator、Calypto®时序逻辑等效性检查、第一版TLM驱动式设计与验证方法学以及客户适用服务。 新解决方案可实现对基于TLM的SoC IP进行设计、综合与验证,从而加快设计创建,提升功能验证效率,并提供更多机会来重复利用相关的设计和验证IP。

这个新型TLM驱动式设计和验证方法学包含了面向虚拟平台和高阶综合的SystemC建模准则,并定义了对TLM、TLM/RTL和RTL进行基于OVM的多语言功能验证的过程。 该方法学将通过手册、自助式教程和上机实验课程的形式提供。 新解决方案包含以下能力:从C/C++迁移从而实现传统设计源码到SystemC TLM的自动转换;整合了流行存储器编译器的高阶综合技术,并针对各种架构进行了优化;以及对SystemC和已综合的RTL代码进行并行式分析与追踪。

新型TLM驱动式方法学提高了工作效率、设计质量和项目时间表的可预测性。 与先前技术不同,这一新型综合性解决方案使用户能够将基于TLM的设计和验证IP作为黄金源码加以重复利用。

  • 分享到:

 

猜你喜欢

  • 主 题:PIC®和AVR®单片机如何在常见应用中尽展所长
  • 时 间:2024.11.26
  • 公 司:DigiKey & Microchip

  • 主 题:高效能 • 小体积 • 新未来:电源设计的颠覆性技术解析
  • 时 间:2024.12.11
  • 公 司:Arrow&村田&ROHM

  • 主 题:盛思锐新型传感器发布:引领环境监测新纪元
  • 时 间:2024.12.12
  • 公 司:sensirion

  • 主 题:使用AI思维定义嵌入式系统
  • 时 间:2024.12.18
  • 公 司:瑞萨电子&新晔电子