中国电子技术网

设为首页 网站地图 加入收藏

 
 

Si5324:低抖动时钟发生器

关键词:Silicon Labs 广播视频应用 低抖动 时钟发生器 Si5324

时间:2009-10-11 11:26:00      来源:Si5324

件针对专业广播视频应用最佳化,为业界最低抖动、最高集成度的时钟芯片。

Silicon Laboratories发布该公司任意速率精密时钟系列新产品Si5324,该器件是专门针对广播视频应用的低抖动、高集成度的时钟芯片。Si5324以单一时钟芯片取代传统的多器件视频锁相环(PLL)方案,并提供较竞争方案低80%的抖动性能。Si5324能自2kHz至710MHz范围间的任一输入频率,生成介于2kHz至1.4GHz间的任一输出频率,这样能简化新一代多重速率视频设备的同步过程,使得Si5324成为需进行同步的视频截取、转换、编辑、显示以及分配设备等视频工作的理想之选。

针对同步锁相应用,Si5342是目前业界最低抖动的频率发生器,该器件能克服种种挑战,提供5ps pk-pk的抖动性能,轻松满足现有和包括3G-SDI (SMPTE 424M)在内的新兴视频标准所需。由于符合这些标准后还有大幅余裕,因此抖动预算除分配给时钟发生器外,还能被运用至系统中其它的器件,这样能简化器件的选择和设计。

Si5324产品特性

• Si5324将所有锁相回路器件置入一个高度集成的器件中,免除需要多个锁相环芯片、外部滤波器以及VCXO器件的需求;

• 基于Silicon Labs的专利DSPLL®技术,Si5324具备完全集成、数字编程的回路滤波器,可支持介于4Hz至525Hz范围内的回路带宽,以及一个低相位噪声内部VCO;

• 任意速率功能使Si5324能在不进行任何器件变更的情况下,得以生成并同步所有共享的高分辨率视频和音频参考频率,让单一设计可适用于多种应用,并简化设计的再利用;

• 采用极省空间的36-lead、6×6mm QFN封装方式。

详情见:https://www.silabs.com


Si5324应用框图


 
GEC  

  • 分享到:

 

猜你喜欢

  • 主 题:安森美数字助听芯片的创新
  • 时 间:2024.05.09
  • 公 司:安森美

  • 主 题:IO-Link 技术介绍及相关设计解决方案
  • 时 间:2024.05.22
  • 公 司:ADI & Arrow