中国电子技术网

设为首页 网站地图 加入收藏

 
 

飞思卡尔推出新一代PowerQUICC III处理器系列

关键词:PowerQUICC III处理器

时间:2006-10-17 00:00:00      来源:中电网

MPC8568E和MPC8567E处理器能兼容上一代PowerQUICC产品系列,可为多协议互通提供GB级CPU核心、灵活的QUICC Engine技术和高速系统接口。

飞思卡尔推出的高级PowerQUICC III处理器系列,宽带接入设备制造商现在能将控制和数据路径功能集成到单个半导体设备中。

MPC8568E和MPC8567E处理器能兼容上一代PowerQUICC产品系列,可为多协议互通提供GB级CPU核心、灵活的QUICC Engine技术和高速系统接口。

该设备专为满足对宽带接入技术越来越高的性能需求设计,能够帮助创建非常先进的设备,包括3G/WiMAX/LTE基站、RNC、网关和A/TDM/IP解决方案。基于Power Architecture技术的高性能e500核心结合512 KB Level 2 (L2) 缓存,使运行频率高达1.33 GHz,并且还能提供超过3,000 Dhrystone 的MIP。

这些处理器具有多个高速接口,包括千兆以太网、实现与全行业交换机进行高速链接的PCI Express(R)和Serial RapidIO(R)互连技术、现场可编程门阵列(FPGA)、专用集成电路(ASIC)和数字信号处理器(DSP)。

MPC8568E和MPC8567E设备是第一批采用QUICC Engine技术的PowerQUICC III处理器产品,该技术是一个可编程的片上功能块,能够加快通信协议的速度,如A、POS、以太网、PPP、HDLC和TDM。通过卸载Power Architecture处理核心中的多协议处理和互通,QUICC Engine技术可以增强整套系统的性能,既而将它释放出来,以处理更高级别的软件任务。QUICC Engine技术可以提供数据包吞吐量、自治多协议互通、较高的信道密度和软件兼容性,这样设备制造商就可以为融合分组网络开发先进而经济的解决方案。

集成的其它功能还包括桌面查找单元(TLU)、DDR1/2存储器控制器、双精密浮点硬件加速器和高性能的安全引擎。

集成到两种设备(如E designation中所示)中的安全引擎能加快各种运算和模式的速度,如DES/3DES、AES、ARC-4、Kasumi、MD5、SHA1/2、RSA和Elliptic Curve。它使PowerQUICC III处理器可以为广泛使用的商用安全协议(如IPSec、SSL/TLS和3GPP等)提供高达1 Gbps的吞吐量。

所提供的强大支持功能可提高重新使用率、简化开发并加快上市速度。该设备提供标准的微码,为现有协议提供经行业证明的固件以及为新功能或协议提供支持的可下载RAM微码包。这些微码产品能通过飞思卡尔Open QUICC Engine技术开发商计划,帮助保护现有的系统投资,并能进行定制。

飞思卡尔还提供全功能的模块化开发系统(MDS)、用于芯片评估的AMC大小的参考板以及用于QUICC Engine技术的CodeWarrior工具版本,该技术能加快并简化QUICC Engine技术管理的驱动程序和通信协议的初始化和配置。此外,大量第三方厂商与飞思卡尔合作,为MPC8568E和MPC8567E设备提供RTOS支持、编译器、调试器、模拟器、参考设计和定制微码。

定价和供货情况
采用QUICC Engine技术的MPC8568E和MPC8567E处理器的最初样品计划于2007年第一季度提供。定价(1万销售量)为100.80美元。


详情请访问:www.freescale.com

 



 
  • 分享到:

 

猜你喜欢

  • 主 题:安森美数字助听芯片的创新
  • 时 间:2024.05.09
  • 公 司:安森美

  • 主 题:IO-Link 技术介绍及相关设计解决方案
  • 时 间:2024.05.22
  • 公 司:ADI & Arrow