中国电子技术网

设为首页 网站地图 加入收藏

 
 

安森美推出PureEdge高性能PLL时钟产生器

关键词:PLL时钟产生器 PureEdge

时间:2007-03-14 15:49:00      来源:中电网

PureEdge高性能PLL时钟产生器改善高性能电信、网络和消费性应用的时钟精确度,提高设计灵活度并降低成本。 

安森美半导体宣布扩充高性能时钟产生器产品系列,推出采用锁相环(PLL)技术的新系列PureEdge产品,带来优于竞争产品50%的相位抖动表现。

目前PureEdge系列率先推出的器件为NB3N3001和NB3N3011,产生100 MHz、106.25 MHz以及212.5 MHz,抖动少于皮秒 (ps) 的LVPECL高质量时钟信号,这些器件相当适合光纤通道和串行ATA(SATA)应用。和标准晶振器比较,新PureEdge架构带来更高的设计灵活度并降低成本。

这些器件是具备LVPECL差动输出的3.3 V时钟产生器,采用先进0.25 um CMOS工艺,在相位噪声上的表现大幅超越竞争产品,可以媲美昂贵的表面声波(SAW) 晶振器,仅0.3 ps的相位抖动比起竞争产品的0.7 ps,安森美半导体的PureEdge器件更为系统设计工程师宝贵的定时成本预算保留了更充裕的空间。

器件

NB3N3001采用低成本参考晶体来产生106.25 MHz或 212.5 MHz的差动LVPECL时钟信号输出,提供少于0.3 ps的典型均方根(RMS)相位抖动以及载波频率100 kHz偏移-135 dBc/Hz的固有噪声电平。

NB3N3011采用低成本参考晶体来产生100 MHz 或106.25 MHz的差动LVPECL时钟信号输出,提供少于0.3 ps的典型均方根(RMS)相位抖动以及载波频率100 kHz偏移-135 dBc/Hz的固有噪声电平。

硅IC,如NB3N3001和NB3N3011本质上就比昂贵的晶振器更容易生产,带来更低的整体系统成本并大幅缩短供货时间。这两款器件的脚位安排和功能相同的竞争产品ICS843001与ICS843011完全兼容,可以直接取代,为客户带来具备更佳性能和成本的另一选择。

关键特性和优势

提供典型0.3 ps的RMS相位抖动表现

100 kHz偏移相位噪声小于-135 dBc/Hz

封装和价格

采无铅 TSSOP-8封装,NB3N3001和NB3N3011,每2,500片的批量预算单价为1.50美元。

详情请访问:http://www.onsemi.com.cn

安森美推出PureEdge高性能PLL时钟产生器
 
  • 分享到:

 

猜你喜欢

  • 主 题:安森美数字助听芯片的创新
  • 时 间:2024.05.09
  • 公 司:安森美

  • 主 题:IO-Link 技术介绍及相关设计解决方案
  • 时 间:2024.05.22
  • 公 司:ADI & Arrow