中国电子技术网

设为首页 网站地图 加入收藏

 
 

CDCU877:800MBps数据速率DDR-II PLL

关键词:锁相环

时间:2003-07-21 13:19:00      来源:中电网

JEDEC DDR-II标准,将一个差分时钟输入对分给10个时钟输出差分对

7月17日讯,德州仪器公司(TI)面向寄存内存模块领域宣布推出业界第一款支持高达800MBps数据速率的双倍数据速率-II (DDR-II)锁相环(PLL)CDCU877。该款高性能、低偏移以及低抖动的零延迟缓冲器可支持业界最高的频率,在对诸如PC、服务器、工作站及通信等应用中的高速DDR内存模块进行设计的过程中,设计人员能够获得更宽的时序富裕度。

CDCU877 DDR-II PLL完全符合JEDEC DDR-II标准,可将一个差分时钟输入对分配给10个时钟输出差分对以及一个差分对反馈时钟输出差动对。该器件与SN74SSTU32864 DDR-II逻辑寄存器结合在一起,不仅提供总体芯片组解决方案而且还能加快为DDR-II内存模块选择部件的进程。

SN74SSTU32864可采用25位1:1引脚配置,也可将其配置为14位1:2引脚配置,从而使用户能够相对于多个DIMM配置使用单个部件号。该器件采用输出边缘控制电路,能够最大限度地降低未终止线路的转换噪声,从而提高了信号的完整性。此外,该器件还支持DDR-II低功耗,最大限度地降低了DIMM上SDRAM输入的转换噪声,不仅提高了信号的完整性而且还极大降低了系统功耗。

CDCU877采用52球栅MicroStar Junior BGA以及 40引脚 MLF 封装,目前已开始供货。订购数量为1,000 片时,CDCU877的单价为每片 3.50 美元。下图为产品外形图。详情请上网:www.ti.com
  • 分享到:

 

猜你喜欢

  • 主 题:PIC®和AVR®单片机如何在常见应用中尽展所长
  • 时 间:2024.11.26
  • 公 司:DigiKey & Microchip

  • 主 题:高效能 • 小体积 • 新未来:电源设计的颠覆性技术解析
  • 时 间:2024.12.11
  • 公 司:Arrow&村田&ROHM

  • 主 题:盛思锐新型传感器发布:引领环境监测新纪元
  • 时 间:2024.12.12
  • 公 司:sensirion

  • 主 题:使用AI思维定义嵌入式系统
  • 时 间:2024.12.18
  • 公 司:瑞萨电子&新晔电子