“采用TI RF SiGe工艺,能从54.0MHz系统时钟产生多个低抖动输出频率
”8月4日讯,TI公司推出高度集成的时钟发生集成电路CDC5806,它有3个片内锁相环(PLL)滤波器元件和同类中最好的性能.新的时钟乘法器结构不需要外接元件来支持PLL,从而降低了整个系统成本和板的空间.由于有很低的抖动周期和能产生多种时钟频率,器件所采用的技术很适合用在消费类电子产品如游戏系统,DVD播放器/刻录机,数字电视和机顶盒. 从54MHz系统时钟,CDC5806能产生视频,音频,CPU,USB和手提存储器用的时钟.三个PLL从系统时钟产生不同的输出频率.片内回路滤波器和内部反馈省略了外接元件.采用TI的RF SiGe工艺,CDC5806有用于时钟分配的低抖动,以及很低的峰-峰周期抖动150ps. CDC5806的主要性能有: 时钟输入采用单端LVCMOS, 采用54.0MHz系统时钟来产生多个输出频率, 有用于时钟分配的低抖动, 工作电压单电源3.3V, 能产生下列时钟频率: VIDCLK 74.175824 MHz/54 MHz (缓冲),AUDCLK 16.9344 MHz/12.288 MHz, CPUCLK 64 MHz, USBCLK 48 MHz, SPCLK 32 MHz, MSCLK 38.4 MHz/19.2 MHz/12 MHz, 集成了PLL滤波器元件, 很低的峰-峰周期抖动,小于150ps, 工业温度范围-40度到85度C. CDC5806是20引脚TSSOP封装.1K量的单价为$2.15.下图为产品外形图.详情请上网:www.ti.com |
分享到:
猜你喜欢