中国电子技术网

设为首页 网站地图 加入收藏

 
 

MC100EP809:网络和工作站低压时钟驱动器

关键词:

时间:2002-09-26 15:17:00      来源:中电网

9月19日讯,安森美公司(ON Semiconductor)推出一种1:9的3.3V差分HSTL/PECL(高速收发器逻辑/正发射极耦合逻辑)到HSTL的时钟驱动器MC100EP809,具有LVTTL时钟选择和使能功能,用来驱动最新的计算机工作站,服务器,网络设备和通信系统的背板中的时钟信号。该器件能和Intel的Itanium®平台兼容。

现场可编门阵列(FPGA),专用集成电路(ASIC)和微处理单元(MPU)的设计,其电路越来越复杂,性能越来越高,但是功耗和热量也越来越大。为了限制更大规模集成电路和更多晶体管的功率消耗,电路设计者在降低器件的工作电压。高速收发器逻辑提供低于2.5V逻辑电平的接口标准-极大地改善了功率效率。

安森美公司的MC100EP809是特别为这些高性能和低电压应用而设计的。它有超低抖动性能,改善了信号完整性,其占位面积小和具有基于HSTL的信令电路的最佳性能。MC100EP809是安森美公司用在高频产品中的数据和时钟管理器件家族中的最新成员。它和低电压3.0V-3.6V系统兼容,电流低于90mA,因此降低了系统功耗。输入接口由用低压晶体管-晶体管逻辑(LVTTL)电平的CLK-SEL引脚来选择。具有设计灵活性和HSTL输入,MC100EP809能驱动整个底板的HSTL信号或能把从主PLL时钟发生器产生的基于PECL的时序信号转换成基于HSTL的配置,分配成九个独立的时钟信号。通用的HSTL标准允许差分和单端的通信,给动态设计一种选择。

MC100EP809保证有低的输出-输出歪斜。最佳的设计,布局和硅工艺,使每一个MC100EP809的歪斜都能最低化,为25ps,而器件到器件的为100ps.作为最佳设计技术的结果,可以获得低抖动性能,而传输时延则保持在低于1ns.

MC100EP809的封装是32引脚的LQFP封装,10K量时价格为$8.20。下图为产品外形图。详情请上网:http://www.onsemi.com/tech.
2002.09.26
  • 分享到:

 

猜你喜欢

  • 主 题:IO-Link 技术介绍及相关设计解决方案
  • 时 间:2024.05.22
  • 公 司:ADI & Arrow